URE informa:
Siguiendo con el ciclo de “Encuentros virtuales sobre temas de radio”, el próximo miércoles, día 2 de junio, a las 17:30 UTC (19:30 hora peninsular) se celebrará la tercera charla-coloquio que impartirá Josep María Gaya, EA3FUZ, en el contexto de “Radio Digital”, con el título «Aproximación a la Radio Definida por Software (SDR)».
Se podrá seguir en el canal de YouTube de la URE clicando en este enlace.
El objetivo de la charla es una aproximación a la Radio Definida por Software o SDR (Software Defined Radio) a través del análisis de la cadena de señal desde su captación en la antena, el procesado y su decodificación o demodulación.
La digitalización de las señales analógicas no es algo nuevo, aunque los elementos que forman parte cada vez tienen mayores prestaciones y el costo de reduce gracias a la economía de escala. Actualmente, la SDR está al alcance de cualquier bolsillo.
Nos adentraremos en los conceptos básicos de los conversores analógico digital (ADC), la frecuencia de muestreo, los niveles y el ruido de cuantificación y cuáles son los efectos que estos parámetros tienen sobre la señal digitalizada.
Veremos también las diferentes arquitecturas en las que se basan los receptores actuales y analizaremos las características de algunos de los "dongle" que actualmente hay en el mercado.
Las altas frecuencias de muestreo de los ADC actuales, hacen que la digitalización se realice cada vez más cerca de la antena lo que genera grandes cantidades de datos a procesar. Nos centraremos en las técnicas que nos permiten reducir ese flujo de datos de forma que sea asumible por las herramientas de procesado posteriores.
Entre las herramientas de procesado, pondremos especial énfasis en el software instalado en un ordenador personal (gnu-radio), que nos permitirá la experimentación desde un entorno sencillo y amigable.
Veremos también qué papel juegan las FPGA en los SDR y cuáles serían las oportunidades de experimentación en este campo que requiere conocimientos y herramientas más complejas. Un caso particularmente interesante es la Red Pitaya, cuya arquitectura está basada en un ADC de 125 Msamples y una FPGA que permite su reprogramación.
Josep María Gaya (EA3FUZ), es Ingeniero de Telecomunicaciones por la UPC y miembro del Radio Club La Salle. Es radioaficionado desde el año 1985. Actualmente es profesor de CFGS, especializado en la parte de sistemas, servicios y seguridad informática.
No hay comentarios:
Publicar un comentario
Gracias por seguir mi blog. Atenderé tu comentario lo antes posible. Saludos, EB1HYS.